电子是一家专门从事电子产品电路板设计layout布线设计的公司PCB设计,主要从事多层、高密度PCB设计画板和电路板设计的采样工作。接着,对高速PCB设计九大EMI的设计规则进行说明。
随着信号灯沿时间的减少和信号频率的提高,电子产品的EMI问题越来越受到电子工程师的关注,大部分的60%EMI问题都能用高速PCB解决。以下是九大规则。
规则1:高速信号走线的屏蔽规则
在高速PCB设计中,时钟等重要的高速信号线、走线需要屏蔽处理,在没有屏蔽的情况或仅部分被屏蔽的情况下,发生EMI的泄漏。提案屏蔽线,每隔1000mil,打开孔接地。
规则2:高速信号的走线和闭环规则
随着PCB板密度的增加,很多PCB LAYOUT工程师在行驶中容易出现时钟信号等高速信号网络的错误,在多层PCB行走时产生闭环的结果,这样的闭环结果产生环天线,增加EMI的辐射强度。
规则3:高速信号的走线开环规则
在规则2中,高速信号的闭环产生EMI辐射,但是开环也产生EMI辐射。
高速信号网络(例如时钟信号)在对多层PCB进行走线时产生开环的结果时,产生线性天线,增加EMI的辐射强度。
规则四:高速信号特性阻抗连续规则
高速信号在层和层之间切换时必须保证特性阻抗的连续性。否则,EMI的辐射会增加。即,该层的布线宽度必须连续,不同层的布线阻抗必须连续。
规则5:高速PCB设计的配线方向规则
相邻两层之间的布线应遵循垂直布线的原则。否则,会引起布线之间的串扰,增加EMI放射线。
简单地说,相邻布线层可以根据垂直于水平的布线方向,并且垂直布线可以抑制线路之间的串扰。
规则6:高速PCB设计的拓扑规则
在高速PCB设计下,电路基板特性阻抗的控制和多负荷情况下的拓扑结构的设计直接决定产品的成功和失败。
菊花链拓扑一般用于数Mhz的情况。在高速PCB设计中,推荐后端的星星对称结构。
规则7:行驶线长度的共振规则
确认信号线的长度和信号的频率是否构成共振。也就是说,布线长度是信号波长1/4的整数倍时,该配线会产生共振,谐振会放射电磁波,产生干扰。
规则8:回流路径规则
所有高速信号都需要良好的回流路径。可以将时钟等高速信号的回流路径抑制到最小限度。否则,辐射会大大增加,辐射的大小与信号路径和回流路径所包围的面积成比例。
规则9:设备的解锁容量配置规则
解块容量的放置位置非常重要。在不合理的配置下,完全得不到解锁的效果。其原则是,接近电源的插销,电容的电源被走线,被地线包围的面积最小。
电子PCB设计能力
最高信号设计速度:10GbpsCML差分信号;
最大PCB设计层数:40层;
最小线宽:2.4mil;
最小间距:2.4mil;
最小BGA PIN间距:0.4mm;
最小机械孔直径:6mil;
最小激光钻头直径:4mil;
最大pIN数:;63000+
最大构成部品数:3600;
最大BGA数:48+。
PCB设计服务流程
1.客户提供原理图咨询PCB设计;
2.根据原理图及客户设计要求评价报价;
3.客户确认报价,签订合同,预付项目预付款。
4.接受预付款,安排工程师设计;
5.设计完成后,向客户确认文件的截图。
6.客户确认OK,结算余额,提供PCB设计资料。